Микросхемы представляют собой динамическое оперативное запоминающее устройство (ОЗУ) емкостью 262144 бит-(256кбит х 1). Выполнены по полупроводниковой технологии на n-канальных МОП-транзисторах. Содержат 569466 интегральных элементов. Корпус типа 238.16-1, масса не более 1‚2 г и 2103.16-13.01.
Условное графическое обозначение К565РУ7, КР565РУ7
1 - адресный вход А8
2 - информационный вход DI
З - вход сигнала записи WR
4 - вход сигнала выборки строк RAS
5 - адресный вход А0
6 - адресный вход А2
7 - адресный вход А1
8 - напряжение питания
9 - адресный вход А7
10 - адресный вход А5
11 - адресный вход А4
12 - адресный вход А3
13 - адресный вход А6
14 - информационный выход D0
15 - вход сигнала выборки столбцов CAS
16 - общий
Входы | Выход | Режим работы | |||
RAS | CAS | WR | DI | DO | |
1 | 1 | Любое | Любое | Высокий импеданс | Схема не выбрана (хранение) |
1 | 0 | Любое | Любое | Высокий импеданс | Схема не выбрана (хранение) |
0 | 1 | Любое | Любое | Высокий импеданс | Регенерация |
0 | 0 | 0 | 0 или 1 | Высокий импеданс | Запись |
0 | 0 | 1 | Любое | 0 или 1 | Считывание |
Структурная схема К565РУ7, КР565РУ7
Накопитель ЗУ организован в виде матрицы, содержащей 512 строк и 512 столбцов. Кроме того, в состав накопителя входят две сдвоенные четвёрки резервных строк и четыре пары резервных столбцов, всего 8 256 резервных ячеек.
Схема управления ЗУ состоит из двух генераторов тактовых сигналов, которые включаются сигналами RAS# (строб адреса строки) и CAS# (строб адреса столбца). Для выборки любой из ячеек памяти требуется 18-разрядный код, подаваемый на 9-разрядный адресный регистр в мультиплексном режиме -
Шифры кодов маркировки микросхем следующие:
Микросхемы не являются аналогом 41256 из-за другой схемы регенерации и отсутствия страничного режима (Page Mode).
Допустимое значение статического потенциала 100 В. После распайки микросхемы с платами должны быть защищены лаком УР-2З1 или ЭП-780 не менее, чем в 3 слоя.
Примечания:
1 . Динамический ток потребления соответствует установленному значению при времени цикла ≥ 340 нс (КР565РУ78), ≥ 410 нс (КР565РУ7Г), ≥ 500 нс (КР565РУ7Д, КР565РУ7Д1, КР565РУ7Д2).
2. Регенерация осуществляется за 512 циклов.
Параметр | КР565РУ7В | КР565РУ7Г | КР565РУ7Д | КР565РУ7И | КР565РУ7К | КР565РУ7Л | КР565РУ7Д1 | КР565РУ7Д2 | |
---|---|---|---|---|---|---|---|---|---|
Мощность | P | <350 мВт | |||||||
Корпус микросхемы | Корпус | 201.16-17, 238.16-1, 2104.18-1, 201.9-1 | |||||||
Технология изготовления микросхемы | Технология | МДП | |||||||
Серия микросхем | Серия | 565 | |||||||
Семейство логических элементов | Логика | N-МОП | |||||||
Время выборки | TQ | <150 нс | <200 нс | <250 нс | <150 нс | <200 нс | <250 нс | <250 нс | <250 нс |
Организация памяти | Структура | 256k x 1 | 256k x 1 | 256k x 1 | 256k x 1 | 256k x 1 | 256k x 1 | 128k x 1 | 128k x 1 |